DLODES晶振,贴片晶振,FD晶振,有源晶振,是只晶体本身起振需要外部电压供应,起振后可直接驱动CMOS 集成电路,产品本身已实现与薄型IC(TSSOP封装,TVSOP封装)同样的1mm厚度,断开时的消费电流是15 µA以下,编带包装方式可对应自动搭载及IR回流焊接(无铅对应)产品有几种电压供选1.8V,2.5V,3V3.3V,5V,以应对不同IC产品需要.
石英晶振高精度晶片的抛光技术:贴片晶振是目前晶片研磨技术中表面处理技术的最高技术,最终使晶振晶片表面更光洁,平行度及平面度更好,降低谐振电阻,提高Q值。从而达到一般研磨所达不到的产品性能,使石英晶振的等效电阻等更接近理论值,使晶振可在更低功耗下工作。使用先进的牛顿环及单色光的方法去检测晶片表面的状态。
项目 |
符号 |
FD晶振规格说明 |
条件 |
输出频率范围 |
f0 |
1~133MHz |
请联系我们以便获取其它可用频率的相关信息 |
电源电压 |
VCC |
1.60 V to 3.63 V |
请联系我们以了解更多相关信息 |
储存温度 |
T_stg |
-55℃ to +125℃ |
裸存 |
工作温度 |
T_use |
G: -40℃ to +85℃ |
请联系我们查看更多资料http://www.jyyshkj.com/ |
H: -40℃ to +105℃ |
|||
J: -40℃ to +125℃ |
|||
频率稳定度 |
f_tol |
J: ±50 × 10-6 |
|
L: ±100 × 10-6 |
|||
T: ±150 × 10-6 |
|||
功耗 |
ICC |
3.5 mA Max. |
无负载条件、最大工作频率 |
待机电流 |
I_std |
3.3μA Max. |
ST=GND |
占空比 |
SYM |
45 % to 55 % |
50 % VCC 极, L_CMOS≦15 pF |
输出电压 |
VOH |
VCC-0.4V Min. |
|
VOL |
0.4 V Max. |
|
|
输出负载条件 |
L_CMOS |
15 pF Max. |
|
输入电压 |
VIH |
80% VCCMax. |
ST终端 |
VIL |
20 % VCCMax. |
||
上升/下降时间 |
tr / tf |
4 ns Max. |
20 % VCCto 80 % VCC极, L_CMOS=15 pF |
振荡启动时间 |
t_str |
3 ms Max. |
t=0 at 90 % |
频率老化 |
f_aging |
±3 × 10-6/ year Max. |
+25 ℃, 初年度,第一年 |
所有石英晶体振荡器和实时时钟模块都以IC形式提供。噪音在电源或输入端上施加执行级别(过高)的不相干(外部的)噪音,可能导致会引发功能失常或击穿的闭门或杂散现象。电源线路的线路阻抗应尽可能低。输出负载建议将石英晶振输出负载安装在尽可能靠近振荡器的地方(在20 mm范围之间)。未用输入终端的处理针脚可能会引起噪声响应,从而导致非正常工作。同时,当P通道和N通道都处于打开时,电源功率消耗也会增加;因此,请将未用输入终端连接到VCC 或GND。
热影响重复的温度巨大变化可能会降低受损害的石英晶振产品特性,并导致塑料封装里的线路击穿。必须避免这种情况。安装方向振荡器的不正确安装会导致故障以及崩溃,因此安装时,请检查安装方向是否正确。通电不建议从中间电位和/或极快速通电,否则会导致无法产生振荡和/或非正常工作。
百利通晶振环保方针:
实施创新战略,提高有源晶振,压控振荡器,贴片晶振自主创新能力,确保公司可持续发展.实施节约战略,提高建设节约环保型企业能力,确保实现节能环保规划目标.致力于减少废弃物和再生资源的回收利用.在积极公开有关环境的信息的同时,通过支持环保活动,广泛地为社会作贡献.致力于保护生物多样性和可持续利用.
努力提高环境性能,不断改善运用系统.DIODES戴奥德斯晶振集团作为“地球内企业”,在保护地球环境方面发挥着领导作用.尊重历史、文化和传统的多样性,并致力于“CSR经营”和“环境经营”.为取得社会的信任,为推动环境负荷最小化,集团还开展了各种各样的活动.建立环境管理系统,充分运用环境管理系统,设定环境目的和目标,定期修正,不断改善,努力预防环境污染.DLODES晶振,贴片晶振,FD晶振.